Поиск по сайту: |
|
По базе: |
|
Главная страница > Обзоры по типам > Микроконтроллеры > AVR |
|
||||||||||||
7.6. Блок PLL с коэффициентом умножения от 1 до 31Встроенный блок фазовой автоподстройки частоты (блок PLL) предназначен для синтеза повышенных частот системной синхронизации. Пользователь имеет возможность задать коэффициент умножения частоты от 1 до 31. Выходная частота fOUT равна произведению входной fIN на коэффициент умножения частоты PLL_FAC. Частота на выходе блока PLL не должна быть меньше 10 МГц. fOUT = fIN · PLL_FAC На вход блока PLL в качестве источника опорной частоты могут быть поданы следующие сигналы:
Для разрешения работы блока PLL необходимо придерживаться следующей процедуры:
После разрешения работы блока PLL, дальнейшее изменение его конфигурации невозможно. Таким образом, прежде чем выполнить запись новой настройки блока PLL, его необходимо отключить. До момента установления сигнала источника эталонной частоты и перехода схемы ФАПЧ в режим захвата, использование блока PLL невозможно.
Главная - Микросхемы - DOC - ЖКИ - Источники питания - Электромеханика - Интерфейсы - Программы - Применения - Статьи |
|
Впервые? | Реклама на сайте | О проекте | Карта портала тел. редакции: +7 (995) 900 6254. e-mail:info@eust.ru ©1998-2023 Рынок Микроэлектроники |
|