Поиск по сайту: |
|
По базе: |
|
Главная страница > Компоненты >Texas Instruments > DSP > TMS320С67x™ |
|
||||||||||||||
TMS320C6713BЦифровые процессоры для обработки сигналов с плавающей точкойОтличительные особенности:
Структурная схема: Расположение выводов в 208-выводном корпусе PowerPAD PQFP: Расположение выводов в 272-выводных корпусах BGA GDP и ZDP (вид снизу): Общее описание: ЦПОС TMS320C67x (в т.ч. TMS320C6713B) представляют семейство ЦПОС с плавающей запятой в составе платформы TMS320C6000. C6713B выполнен на основе высокопроизводительной, усовершенствованной архитектуры VelociTI очень длинного слова инструкции (VLIW), которая разработана Texas Instruments и делает данные ЦПОС превосходным выбором для применения в многоканальных и многофункциональных приложениях. На тактовой частоте 225 МГц C6713B достигает производительности 1,35 млрд. операций с плавающей точкой в секунду и 1,8 млрд. инструкций в секунду, а с помощью двух умножающих устройств позволяет выполнить 450 млн. умножений-накоплений в секунду. На тактовой частоте 300 МГц C6713B достигает производительности 1,8 млрд. операций с плавающей точкой в секунду и 2,4 млрд. инструкций в секунду, а с помощью двух умножающих устройств позволяет выполнить 600 млн. умножений-накоплений в секунду. C6713B использует двухуровневую архитектуру кэш-памяти и интегрирует мощный и разнообразный набор периферийных устройств. Кэш-память программ 1 уровня (L1P) имеет размер 4 кбайт и табличную организацию, а кэш-память данных данных 1 уровня (L1D) имеет размер 4 кбайт и двухпутевой ассоциативный доступ. Кэш-память 2 уровня (L2) состоит из пространства памяти размером 256 кбайт, которое совместно используется пространствами памяти программ и данных. 64 кбайт из 256 кбайт памяти L2 может конфигурироваться как табличная память, кэш-память или как сочетание двух. Оставшиеся 192 кбайт в памяти L2 функционируют как табличное статическое ОЗУ. В состав периферийных устройств C6713B входят: два многоканальных последовательных аудиопорта (McASP), два многоканальных буферизованных последовательных порта (McBSP), два шинных интерфейса I2C, один выделенный модуль ввода-вывода общего назначения, два таймера общего назначения, интерфейс хост-порта (HPI) и и интерфейс внешней памяти (EMIF) для непосредственного подключения SDRAM, SBSRAM и асинхронной памяти. Два интерфейсных модуля McASP с поддержкой одной зоны синхронизации передачи и одной зоны синхронизации приема каждым. Каждый из модулей McASP содержит 8 выводов последовательных данных, которые раздельно могут быть настроены на работу с любой из зон. Последовательный порт поддерживает мультиплексирование с разделением по времени на каждом выводе с 2..32 временными интервалами. C6713B характеризуется достаточным быстродействием для одновременной передачи на всех 16 выводах последовательных данных стереосигнала 192 кГц. Последовательные данные в каждой зоне могут передаваться и приниматься по нескольким выводам последовательных данных одновременно с использованием различных вариаций форматов Philips I2S. Кроме того, передатчик McASP может программироваться на вывод нескольких кодированных каналов данных S/PDIF, IEC60958, AES-3, CP-430 с хранением в одном ОЗУ всех данных пользователя и полей статуса каналов. McASP также выполняет функции выявления и исправления ошибок, как, например, схема детекции нарушения синхронизации, которая проверяет нахождение в допустимых границах частоты сигнала ведущей синхронизации. Два порта I2C в составе TMS320C6713B позволяют ЦПОС легко управлять периферийными устройствами и связаться с хост-процессором. Кроме того, стандартный многоканальный буферизованный последовательный порт (McBSP) может использоваться для связи с устройствами, содержащие последовательный интерфейс SPI. TMS320C6713B поддерживает два загрузочных режима: через HPI или из внешнего асинхронного ПЗУ. Поколение ЦПОС TMS320C67x поддерживается набором средств для проектирования eXpressDSP, в т.ч.высокооптимизированный компилятор C/C++, интегрированная среда для проектирования "Code Composer Studio", эмуляторы и реально-временные отладчики на основе стандарта JTAG и ядро ЦПОС/BIOS (базовая система ввода-вывода). Документация:
Главная - Микросхемы - DOC - ЖКИ - Источники питания - Электромеханика - Интерфейсы - Программы - Применения - Статьи |
|
Впервые? | Реклама на сайте | О проекте | Карта портала тел. редакции: +7 (995) 900 6254. e-mail:info@eust.ru ©1998-2023 Рынок Микроэлектроники |
|