Поиск по сайту: |
|
По базе: |
|
Главная страница > Компоненты >Texas Instruments > DSP > TMS320С67x™ |
|
||||||||||||||
TMS320C6712DЦифровые процессоры для обработки сигналов с плавающей точкойОтличительные особенности:
Структурная схема: Расположение выводов: Общее описание: ЦПОС TMS320C67x (в т.ч. TMS320C6712, TMS320C6712C, TMS320C6712D) представляют семейство ЦПОС с плавающей запятой в составе платформы TMS320C6000. C6712, C6712C и C6712D выполнены на основе высокопроизводительной, усовершенствованной архитектуры VelociTI очень длинного слова инструкции (VLIW), которая разработана Texas Instruments и делает данные ЦПОС превосходным выбором для применения в многоканальных и многофункциональных приложениях. На тактовой частоте 150 МГц C6712D достигает производительности 900 млн. операций с плавающей точкой в секунду, что делает его эффективным инструментом для решения сложных задач цифровой обработки. ЦПОС C6712D обладает операционной гибкостью высокопроизводительных контроллеров и вычислительными способностями матричных процессоров. Данный процессор содержит 32 32-разрядных регистра общего назначения и восемь раздельных функциональных блоков. В состав 8 функциональных блоков входят: четыре АЛУ с плавающей/фиксированной точкой, два АЛУ с фиксированной точкой и два умножающих устройства с плавающей/фиксированной точкой. C6712D может выполнить за один цикл два умножения-накопления (MAC) с общей производительностью 400 миллионов MAC в секунду (MMAC). ЦПОС C6712D также содержит специфическую аппаратную логику, встроенную память и дополнительные периферийные устройства. C6712D использует двухуровневую архитектуру кэш-памяти и интегрирует мощный и разнообразный набор периферийных устройств. Кэш-память программ 1 уровня (L1P) имеет размер 32 кбит и табличную организацию, а кэш-память данных данных 1 уровня (L1D) имеет размер 32 кбит и двухпутевой ассоциативный доступ. Кэш-память 2 уровня (L2) состоит из пространства памяти размером 512 кбит, которое совместно используется пространствами памяти программ и данных. Память L2 может конфигурироваться как табличная память, кэш-память или как сочетание двух. В состав периферийных устройств входят многоканальные буферизованные последовательные порты (McBSP), два таймера общего назначения и интерфейс внешней памяти (EMIF) для непосредственного подключения SDRAM, SBSRAM и асинхронной памяти. C6712D поддерживается полным набором средств для проектирования, в т.ч.: новый Си-компилятор, оптимизатор ассемблирования для упрощения программирования и планирования, а также Windows-интерфейс отладчика для визуализации выполнения исходного кода. Документация:
Главная - Микросхемы - DOC - ЖКИ - Источники питания - Электромеханика - Интерфейсы - Программы - Применения - Статьи |
|
Впервые? | Реклама на сайте | О проекте | Карта портала тел. редакции: +7 (995) 900 6254. e-mail:info@eust.ru ©1998-2023 Рынок Микроэлектроники |
|