AT24C128, AT24C256
EEPROM 128K/256K (16.768x8/32.768x8) с интерфейсом I2C
Свойства:
- 2-шинный последовательный интерфейс
- Триггер Шмидта, входы с фильтрами для подавления шума
- Двунаправленный протокол передачи данных
- Работа с низким и стандартным напряжением
- 5.0 (VCC = 4.5…5.5В)
- 2.7 (VCC = 2.7…5.5В)
- 1.8 (VCC = 1.8…3.6В)
- Внутренняя организация 32.768 x 8
- Совместимость 100 кГц (1.8В), 400 кГц (2.7В) и 1МГц (5В)
- 64-байтовый режим записи страницы (5 мс типовое)
- Доступна защита от записи
- Автосинхронизированный цикл записи (10 мс максимум)
- Высокая надежность
- Срок службы: 1 миллион циклов записи
- Срок сохраняемости: 40 лет
- Защита ESD: > 4000В
- 8-контактные корпуса JEDEC PDIP и JEDEC SOIC, 14-контактные корпуса TSSOP и корпус с 8-столбиковыми контактами
Описание:
AT24C128, AT24C256 обеспечивает 128K/256 Kбит последовательного электрически стираемого и программируемого постоянно запоминающего устройства (EEPROM), организованного как 16.768/32.768 слов по 8 бит каждое. Устройство оптимизировано для использования в приложениях, требующих хранения данных и последовательной передачи информации управления и конфигурации. AT24C128, AT24C256 доступен в экономящих место 8-контактных корпусах JEDEC PDIP, 8-контактных корпусах JEDEC SOIC, 8-контактных корпусах EIAJ, 14-контактных корпусах TSSOP и в корпусах LAP c 8-столбиковыми контактами.
Конфигурация выводов:
Название контакта |
Функция |
A0…A1 |
Адресные входы |
NC |
Не присоединён |
SDA |
Последовательные данные |
SCL |
Вход послед. тактовых импульсов |
WP |
Защита от записи |
Описания микросхемы:
|
|
394 Kb Engl Описание микросхемы |
|
|
Rus Полное описание микросхем AT24C128, AT24C256 |
|
|
Rus Интерфейс I2C |
|