TS83102G0B
10-разрядный АЦП с производительностью 2 Gsps
Отличительные особенности:
- 10-разрядное разрешение
- Частота преобразований 2 Gsps (млрд. преобразований в секунду)
- Потребляемая мощность: 4.6 Вт
- 500 мВ дифференциальные (100 Ом) или несимметричные (50 Ом, ±2 %) аналоговые входы
- Дифференциальные (100 Ом) или несимметричные (50 Ом) входы тактирования совместимые с ECL
- Совместимость выходов с ECL и LVDS
- Дифференциальные выходы с синфазным сигналом, не зависящим от температуры
- Выход готовности данных с асинхронным сбросом
- Выходной бит «вне диапазона»
- Выходные данные в двоичном коде или коде Грея; режим вывода NRZ
- Выход генератора образцового сигнала (для контроля систем сбора данных)
- Настройка коэффициента передачи АЦП
- Настройки задержки преобразования
- Возможность управления смещением
- Настраиваемая функция выборочных преобразований (выводится результат преобразования 1 выборки из 4/8/16/32) для оценки функциональности в составе менее быстродействующей системы
- Стойкость к радиоактивности
- 152-выв. герметичный корпус CBGA
- Устройства для совместной работы: TS81102G0 - 8-/10-разрядный демультиплексор (DMUX) 1:4/1:8 с производительностью 2 Gsps
- Оценочная плата с корпусом CBGA TSEV83102G0BGL
Технические характеристики:
- Частотный диапазон 3.3 ГГц (-3дБ)
- Постоянство коэффициента передачи: ± 0.2 дБ в диапазоне частот 0…1.5 ГГц
- Низковольтный вход VSWR: не более 1.2 в частотном диапазоне 0…2.5 ГГц (для спаянного устройства)
- Отклонение от линейности фазо-частотной характеристики: 0.2° (750 МГц…1.5 ГГц)
- SFDR = -59 dBc; 7.6 эффективных бит при FS = 1.4 Gsps, FIN = 700 МГц [-1dBFS]
- SFDR = -53dBc; 7.1 эффективных бит при Fs = 1.4 Gsps, FIN = 1950 МГц [-1dBFS]
- SFDR = -54 dBc; 6.5 эффективных бит при FS = 2 Gsps, FIN = 2 ГГц [-1dBFS]
- Низкая частота возникновения ошибок (10-12) при 2 GSPS
Область применения:
- Непосредственное преобразование радиочастотного сигнала
- Широкополосный спутниковый приемник
- Высокочастотная измерительная аппаратура
- Высокоскоростные системы сбора данных
- Физика высоких энергий
- Автоматическое испытательное оборудование
- Радары
Блок схема TS83102G0B:
Расположение выводов TS83102G0B:
Общее описание:
TS83102G0B – монолитный 10-разрядный аналогово-цифровой преобразователь, разработанный для оцифровки широкополосных аналоговых сигналов с очень большой частотой выборок до 2 млрд. в секунду.
TS83102G0B использует оригинальную архитектуру, содержащую устройство выборки-хранения (УВХ).
Полный частотный диапазон входного сигнала 3.3 ГГц и постоянство передаточного коэффициента в широком диапазон частот делают возможным применение данного АЦП для оцифровки высоких промежуточных частот и сигналов с большим частотным диапазоном.
Описание сигналов:
VCC |
Положительное напряжение питания +5В |
GND |
Общий |
VEE |
Отрицательное напряжение питания -5В |
DVEE |
Цифровое отрицательное напряжение питания -5В |
VPLUSD |
Цифровое питание для выходных буферов |
VIN, VINB |
Дифференциальный аналоговый входной сигнал |
CLK, CLKB |
Дифференциальный входной тактовый сигнал |
D0, D1, …, D9; D0B, D1B, …, D9B |
Дифференциальный цифровой вывод данных |
OR, ORB |
Дифференциальный выход «вне диапазона» |
DR, DRB |
Дифференциальный выход готовности данных |
DECB/DIODE |
Активизация функции прореживания преобразований или функция контроля температуры перехода |
PGEB |
Выбор образцового генератора |
B/GB |
Выбор двоичного кода или кода Грея |
DRRB |
Сброс готовности данных |
GA |
Настройка коэффициента передачи |
SDAEN |
Разрешение настройки задержки преобразования |
SDA |
Настройка задержки преобразования |
Информация для заказа:
Код заказа |
Корпус |
Температурный диапазон |
Статус |
Прим. |
TS83102G0BCGL |
CBGA 152 |
0°C <Tc; Tj < 90°C |
Стандартный продукт |
|
TS83102G0BVGL |
CBGA 152 |
-20°C <Tc; Tj < +110°C |
Стандартный продукт |
|
TSEV83102G0BGL |
CBGA 152 |
Окружающий |
Опытный образец |
Оценочная плата (поставляется с теплоотводом) |
JTS83102G0-1V1B |
Кристалл |
Окружающий |
Визуальная оценка |
Поставляется только по запросу |
Документация:
|
|
278 Kb Engl Описание микросхемы TS83102G0B |
|
|
193 Kb Engl Input/Output Termination Techniques |
|
|
1380 Kb Engl Описание Оценочной платы JTS83102G0-1V1B |