MAX9381
Самый экономичный, 3.0 ГГц, ECL/PECL, дифференциальный D- триггер сигналов данных и тактовой частоты
Отличительные особенности:
- Гарантированная рабочая тактовая частота 3.0 ГГц
- Нерегулярный, привносимый джиттер 0.2 пс (среднеквадратичное значение)
- Типичное задержка распространения сигнала 328 пс
- Режим PECL (ЭСЛ с положительным опорным уровнем): VCC= от 2.25 В до 5.5 В при VEE= 0 В
- Режим ECL (ЭСЛ): VEE= от -2.25 В до -5.5 В при VCC= 0 В
- Входные фиксаторы уровней обеспечивают стабильность выходного сигнала при разомкнутых входах, или при VEE
- Защита от электростатических разрядов (ESD), соответствует стандарту «Human Body Model»
Области применения:
- Прецизионное распределение сигналов тактовой частоты и данных
- Центральный офис
- Мультиплексоры доступа DSL (DSLAM)
- Цифровые системы концентрации телефонных линий
- Базовые станции
- ATE (automatic test equipment) - автоматизированное тестовое оборудование
Функциональная схема:
Расположение выводов:
Описание:
ИС MAX9381 является D- триггером дифференциального сигнала данных и дифференциального сигнала тактовой частоты, совместимым по выводам с ИС MC100EP52 производства ON Semiconductor, с улучшенными характеристиками, в виде расширенного диапазона напряжения питания от 2.25 В до 5.5 В и на 25%, более низкого уровня потребляемого тока. Сигнал данных входит в мастер - каскад триггера, когда тактовый сигнал принимает низкий уровень и передается на выход при положительном импульсе тактового сигнала. Смена входов тактового сигнала позволяет использовать ИС в режиме триггера, передающего данные на выход по отрицательному фронту тактового сигнала. ИС MAX9381 имеет входные каскады фиксации уровней, обеспечивающие стабильность выходного сигнала при размыкании входов, или при их замыкании на VEE.
ИС MAX9381 выпускается в корпусе 8-pin SO и, в миниатюрном корпусе 8-pin µMAX.
Документация:
|
|
|
189 Kb Engl Описание микросхемы |
|