Микросхемы семейства MAX 7000A
Особенности
- Высокопроизводительное 3.3В EEPROM семейство PLD MAX архитектуры.
- Программирование в системе через встроенный IEEE 1149.1 JTAG интерфейс с напряжением питания 3.3В.
- Программирование в системе MAX 7000AE совместимо со стандартом IEEE 1532.
- Программирование в системе микросхем EPM7128A и EPM7256A совместимо со стандартом IEEE 1532.
- Встроенная схема граничного сканирования совместима с IEEE 1149.1-1990.
- Поддерживает JEDEC Jam Standard Test and Programming Language (STAPL) JESD-71
- Улучшенные особенности программирования в системе:
- Улучшенный алгоритм для более быстрого программирования в системе (исключая EPM7128A, EPM7256A) ;
- Бит ISP_Done гарантирующий завершение программирования (исключая EPM7128A, EPM7256A);
- Подтягивающий резистор на контактах Ввода/Вывода во время программирования в системе.
- Совместимость по контактам с 5.0В MAX 7000S микросхемами.
- PLD высокой логической емкости от 600 до 10,000 вентилей.
- Расширенный температурный диапазон.
- Задержка pin-to-pin 4,5 нс, частота счётчика до 227.3 МГц.
- MultiVolt интерфейс позволяет ядру микросхемы работать при 3.3 В, а контактам Ввода/Вывода быть совместимыми с 5.0В, 3.3В и 2.5В.
- Количество контактов варьируется от 44 до 256 в различных корпусах TQFP, PQFP, PLCC, FineLine BGA, BGA.
- Поддерживают горячее включение для MAX 7000AE микросхем.
- Программируемая матрица межсоединений - непрерывная структура для высокой и предсказуемой производительности.
- PCI совместимы.
- Программируемая скорость нарастания фронта для работы с шинами.
- Выход с открытым стоком.
- Программируемые триггеры макроячеек с индивидуальным управлением сбросом, установкой, clock и clock enable.
- Режим сохранения потребляемой мощности позволяет её уменьшить на 50% в каждой макроячейке.
- Наличие конфигурируемых экспандеров позволяет использовать до 32 product terms на макроячейку.
- Программируемый бит секретности для защиты проекта.
- Улучшенные архитектурные особенности:
- 6, 10 контактов или управление от логики сигналами output enable;
- Два общих тактовых сигнала с возможностью инверсии;
- Дополнительный ресурс межсоединений для улучшения разводки;
- Программируемая скорость изменения фронта сигнала.
- Быстрый ввод обеспечивается специальным путем от контакта ввода/вывода до триггера.
- Программируемые контакты "земли".
- Программное обеспечение для различных платформ PC, Sun SPARCstation и HP 9000 Series 700/800 обеспечивает поддержку процесса проектирования, размещение и разводку.
- Дополнительные возможности по вводу проекта и моделированию обеспечиваются использованием файлов списка соединений EDIF 200 и 300, библиотеки параметризированных модулей (LPM), компонентов DesignWare, Verilog HDL, VHDL, других интерфейсов с популярными EDA средствами от производителей Cadence, Mentor Graphics, OrCAD, Synopsys и Synplicity.
- Поддержка программирования с помощью Altera MPU, MasterBlaster, ByteBlasterMV, программаторов третьих фирм и схемных тестеров, поддерживающих JamT Standard Test and Programming Language (STAPL) Files (.jam), Jam STAPL Byte-Code Files (.jbc) или Serial Vector Format Files (.svf).
Микросхемы семейства MAX 7000A
Характеристика |
EPM7032AE |
EPM7064AE |
EPM7128AE |
EPM7256AE |
EPM7512AE |
Usable gates |
600 |
1.250 |
2.500 |
5.000 |
10.000 |
Macrosells |
32 |
64 |
128 |
256 |
512 |
Logic array bloks |
2 |
4 |
8 |
16 |
32 |
Max. user I/O pins |
36 |
68 |
100 |
164 |
212 |
tPD (ns) |
4.5 |
4.5 |
5.0 |
5.5 |
7.5 |
tSU (ns) |
2.9 |
2.8 |
3.3 |
3.9 |
5.6 |
tFSU (ns) |
2.5 |
2.5 |
2.5 |
2.5 |
3.0 |
tCO1 (ns) |
3.0 |
3.1 |
3.4 |
3.5 |
4.7 |
fCNT (MHz) |
227.3 |
222.2 |
192.3 |
172.4 |
116.3 |
Градации быстродействия микросхем MAX7000A
Устройство |
Класс скорости |
-4 |
-5 |
-6 |
-7 |
-10 |
-12 |
EPM7032AE |
+ |
|
|
+ |
+ |
|
EPM7032AE |
+ |
|
|
+ |
+ |
|
EPM7128A |
|
|
+ |
+ |
+ |
+ |
EPM7128AE |
|
+ |
|
+ |
+ |
|
EPM7256A |
|
|
+ |
+ |
+ |
+ |
EPM7256AE |
|
+ |
|
+ |
+ |
|
EPM7512AE |
|
|
|
+ |
+ |
+ |
Максимальное количество контактов ввода/вывода у
микросхем MAX 7000A в различных корпусах
Устройство |
PLCC-44 |
TQFP-44 |
BGA-49 Ultra FineLine |
PLCC-84 |
TQFP-100 |
BGA-100 FineLine |
EPM7032AE |
36 |
36 |
|
|
|
|
EPM7064AE |
36 |
36 |
41 |
|
68 |
68 |
EPM7128A |
|
|
|
68 |
84 |
84 |
EPM7128AE |
|
|
|
68 |
84 |
84 |
EPM7256A |
|
|
|
|
84 |
|
EPM7256AE |
|
|
|
|
84 |
84 |
EPM77512AE |
|
|
|
|
|
|
Устройство |
TQFP-144 |
BGA-169 Ultra FineLine |
PQFP-208 |
BGA-256 |
BGA-256 FineLine |
EPM7032AE |
|
|
|
|
|
EPM7064AE |
|
|
|
|
|
EPM7128A |
100 |
|
|
|
100 |
EPM7128AE |
100 |
100 |
|
|
100 |
EPM7256A |
120 |
|
164 |
|
164 |
EPM7256AE |
120 |
|
164 |
|
1644 |
EPM77512AE |
120 |
|
176 |
212 |
212 |
MultiVolt I/O интерфейс
Архитектура MAX 7000A поддерживает MultiVolt I/O интерфейс, который позволяет микросхемы MAX 7000A подключать к системам с различным питанием. Микросхемы имеют наборы контактов питания для внутреннего ядра и входных буферов (VCCINT) и для выходных драйверов (VCCIO).
Контакты VCCIO могут быть подключены или к 3.3В или к 2.5В источнику питания в зависимости от потребностей по выходу. Если VCCIO подключены к 2,5 В источнику питания, то выходные уровни совместимы с 2,5 В системами. Если контакты VCCIO подключены к 3,3 В источнику питания, то высокий выходной уровень будет 3,3 В и будет совместим с 3,3 и 5,0 В системами. Микросхемы, работающие с VCCIO уровнями ниже чем 3.0В, имеют большую задержку tOD2 вместо tOD1.
Документация:
|
|
960 Kb Engl Описание микросхем семейства MAX7000A |
|