Микросхемы семейства MAX 7000
Особенности
- Высокопроизводительное EEPROM семейство PLD MAX архитектуры.
- Программирование в системе через встроенный IEEE 1149.1 JTAG интерфейс с напряжением питания 5.0В.
- Программирование в системе совместимо со стандартом IEEE 1532.
- Включает 5.0В MAX 7000 и 5.0В MAX 7000S, поддерживающие программирование в системе.
- Встроенная JTAG схема граничного сканирования в микросхемах MAX 7000S c 128 и более макроячейками.
- PLD логической емкостью от 600 до 5,000 вентилей.
- Задержка pin-to-pin 5 нс, частота счётчика до 175.4 МГц.
- PCI совместимы.
- Поддерживают открытый сток в микросхемах MAX 7000S.
- Программируемые триггеры макроячеек с индивидуальным управлением сбросом, установкой, clock и clock enable.
- Режим сохранения потребляемой мощности позволяет её уменьшить на 50% в каждой макроячейке.
- Наличие конфигурируемых экспандеров позволяет использовать до 32 product terms на макроячейку.
- Количество контактов варьируется от 44 до 208 в различных корпусах TQFP, PQFP, RQFP, PLCC и PGA.
- Программируемый бит секретности для защиты проекта.
- Напряжение питания 3.3В или 5.0В
- MultiVolt ввод/вывод позволяет взаимодействовать с 3.3В или 5.0В микросхемами (MultiVolt ввод/вывод не поддерживается микросхемами в 44-выводных корпусах)
- Совместимость по контактам с микросхемами MAX 7000A и MAX 7000B
- Улучшенные особенности в микросхемах MAX 7000E и MAX 7000S
- 6 контактов или управление от логики сигналами output enable;
- Два общих тактовых сигнала с возможностью инверсии;
- Дополнительный ресурс межсоединений для улучшения разводки;
- Быстрый ввод обеспечивается специальным путем от контакта ввода/вывода до триггера макроячейки;
- Программируемая скорость изменения фронта сигнала.
- Программное обеспечение для различных платформ PC, Sun SPARCstation и HP 9000 Series 700/800 обеспечивает поддержку процесса проектирования, размещение и разводку.
- Дополнительные возможности по вводу проекта и моделированию обеспечиваются использованием файлов списка соединений EDIF 200 и 300, библиотеки параметризированных модулей (LPM), компонентов DesignWare, Verilog HDL, VHDL, других интерфейсов с популярными EDA средствами от производителей Cadence, Mentor Graphics, OrCAD, Synopsys и Synplicity.
- Поддержка программирования с помощью Altera MPU, MasterBlaster, ByteBlasterMV и программаторов третьих фирм.
Микросхемы семейства MAX 7000
Характеристика |
EPM7032 |
EPM7064 |
EPM7096 |
EPM7128E |
EPM7160E |
EPM7192E |
EPM7256E |
Usable gates |
600 |
1.250 |
1.800 |
2.500 |
3.200 |
3.750 |
5.000 |
Macrosells |
32 |
64 |
96 |
128 |
160 |
192 |
256 |
Logic array bloks |
2 |
4 |
6 |
8 |
10 |
12 |
16 |
Max. user I/O pins |
36 |
68 |
76 |
100 |
104 |
124 |
164 |
tPD (ns) |
6 |
6 |
7.5 |
7.5 |
10.0 |
12 |
12 |
tSU (ns) |
5 |
5 |
6 |
6 |
7 |
7 |
7 |
tFSU (ns) |
2.5 |
2.5 |
3 |
3 |
3 |
3 |
3 |
tCO1 (ns) |
4 |
4 |
4.5 |
4.5 |
5 |
6 |
6 |
fCNT (MHz) |
151.5 |
151.5 |
125.0 |
125.0 |
100.0 |
90.9 |
90.9 |
Характеристика |
EPM7032S |
EPM7064S |
EPM7128S |
EPM7160S |
EPM7192S |
EPM7256S |
Usable gates |
600 |
1.250 |
2.500 |
3.200 |
3.750 |
5.000 |
Macrosells |
32 |
64 |
128 |
160 |
192 |
256 |
Logic array bloks |
2 |
4 |
8 |
10 |
12 |
16 |
Max. user I/O pins |
36 |
68 |
100 |
104 |
124 |
164 |
tPD (ns) |
5 |
5 |
6 |
6 |
7.5 |
7.5 |
tSU (ns) |
2.9 |
2.9 |
3.4 |
3.4 |
4.1 |
3.9 |
tFSU (ns) |
2.5 |
2.5 |
2.5 |
2.5 |
2.5 |
3 |
tCO1 (ns) |
3.2 |
3.2 |
4 |
3.9 |
4.7 |
4.7 |
fCNT (MHz) |
175.4 |
175.4 |
147.1 |
149.3 |
125.0 |
128.2 |
Градация микросхем MAX7000 по быстродействию
Устройство |
Класс скорости |
-5 |
-6 |
-7 |
-10P |
-10 |
-12P |
-12 |
-15 |
-15T |
-20 |
EPM7032 |
|
+ |
+ |
|
+ |
|
+ |
+ |
+ |
|
EPM7032S |
+ |
+ |
+ |
|
+ |
|
|
|
|
|
EPM7064 |
|
+ |
+ |
|
+ |
|
+ |
+ |
|
|
EPM7064S |
+ |
+ |
+ |
|
+ |
|
|
|
|
|
EPM7096 |
|
|
+ |
|
+ |
|
+ |
+ |
|
|
EPM7128E |
|
|
+ |
+ |
+ |
|
+ |
+ |
|
+ |
EPM7128S |
|
+ |
+ |
|
+ |
|
|
+ |
|
|
EPM7160E |
|
|
|
+ |
+ |
|
+ |
+ |
|
+ |
EPM7160S |
|
+ |
+ |
|
+ |
|
|
+ |
|
|
EPM7192E |
|
|
|
|
|
+ |
+ |
+ |
|
+ |
EPM7192S |
|
|
+ |
|
+ |
|
|
+ |
|
|
EPM7256E |
|
|
|
|
|
+ |
+ |
+ |
|
+ |
EPM7256S |
|
|
+ |
|
+ |
|
|
+ |
|
|
Максимальное количество контактов ввода/вывода у микросхем MAX 7000 в различных корпусах
Устройство |
PLCC-44 |
PQFP-44 |
TQFP-44 |
PLCC-68 |
PLCC-84 |
PQFP-100 |
TQFP-100 |
PQFP-160 |
PGA-160 |
PGA-192 |
PQFP-208 |
RQFP-208 |
EPM7032 |
36 |
36 |
36 |
|
|
|
|
|
|
|
|
|
EPM7032S |
36 |
|
36 |
|
|
|
|
|
|
|
|
|
EPM7064 |
36 |
|
36 |
52 |
68 |
68 |
|
|
|
|
|
|
EPM7064S |
36 |
|
36 |
|
68 |
|
68 |
|
|
|
|
|
EPM7096 |
|
|
|
52 |
64 |
76 |
|
|
|
|
|
|
EPM7128E |
|
|
|
|
68 |
84 |
|
100 |
|
|
|
|
EPM7128S |
|
|
|
|
68 |
84 |
84 |
100 |
|
|
|
|
EPM7160E |
|
|
|
|
64 |
84 |
|
104 |
|
|
|
|
EPM7160S |
|
|
|
|
64 |
|
84 |
104 |
|
|
|
|
EPM7192E |
|
|
|
|
|
|
|
124 |
124 |
|
|
|
EPM7192S |
|
|
|
|
|
|
|
124 |
|
|
|
|
EPM7256E |
|
|
|
|
|
|
|
132 |
|
164 |
|
164 |
EPM7256S |
|
|
|
|
|
|
|
|
|
|
164 |
164 |
MultiVolt I/O интерфейс
Микросхемы MAX 7000, кроме 44 выводных, поддерживают
MultiVolt I/O интерфейс, который позволяет их подключать к системам с
различным питанием. 5В микросхемы во всех корпусах могут работать с 3.3В
или 5.0В устройствами. Микросхемы имеют наборы контактов питания для
внутреннего ядра и входных буферов (VCCINT) и для выходных драйверов
(VCCIO).
Контакты VCCINT должны всегда подключаться к 5.0В источнику
питания. При 5.0В питании VCCINT входные TTL уровни совместимы с 3.3В и
5.0В. Контакты VCCIO могут быть подключены или к 3.3В или к 5.0В источнику
питания в зависимости от потребностей по выходу. Если контакты VCCIO
подключены к 3,3 В источнику питания, то высокий выходной уровень будет
3,3 В и будет совместим с 3,3 и 5,0 В системами. Микросхемы, работающие с
VCCIO уровнями ниже чем 4.75В имеют большую задержку
tOD2 вместо tOD1.
Документация:
|
|
1450 Kb Engl Описание микросхем семейства MAX7000 |
|